跳到主要內容

段考/期末考/週考 / 104學年度 / 104學年電三第二學期數位邏輯期末考A卷.doc

新竹市私立磐石高中104學年度第二學期 數位邏輯 期末考 電三忠、孝 A

班級:      姓名:       座號:    範圍: 678   命題老師:夏子康  審題老師:王柏智老師

選擇題:(每題3.3分、共30) 100  請附答案卡

  1. (     )BCD計數器之最大計數值為  (A)1111  (B)1001  (C)1010  (D)1100
  2. (     )下列計數器何者是將全部正反器的CLK端接在一起同時觸發  (A)非同步計數器  (B)漣波計數器  (C)同步計數器  (D)可預設非同步計數器
  3. (     )T正反器的輸出Qn+1要由0→11→0,則其T輸入應分別為何?  (A)0×  (B)00  (C)11  (D)1×
  4. (     )D正反器的輸出Qn+1要由0→11→0,則D輸入應分別為何?  (A)00  (B)11  (C)01  (D)10
  5. (     )−8計數器之輸出最多有幾種狀態  (A)10  (B)16  (C)8  (D)9
  6. (     )如圖所示  之狀態變化,下列何者正確?  (A)當輸入0則狀態由S0轉入S1且輸出1  (B)當輸入1則狀態不變且輸出1  (C)當輸入1則狀態由S0轉入S1且輸出0  (D)當輸入0則狀態不變且輸出0
  7. (     )10個正反器的環形計數器,其模數為  (A)1024  (B)10  (C)100  (D)20
  8. (     )由三個D型正反器所組成的強生計數器之模數,為下列何者?  (A)8  (B)16  (C)6  (D)3
  9. (     )採負緣觸發型正反器,將時序信號接到第一級正反器的CLK端,而後續正反器的CLK端都接到前一級的Q輸出,此計數器為  (A)二進下數非同步計數器  (B)二進上數非同步計數器  (C)二進下數同步計數器  (D)二進上數同步計數器
  10. (     )欲設計模−24的同步計數器,至少需幾個正反器?  (A)4  (B)5  (C)6  (D)12
  11. (     )如圖所示電路  ,由Vo為除以多少之計數器?  (A)8  (B)5  (C)6  (D)7
  12. (     )J-K正反器組成模-32漣波計數器,若每個正反器延遲時間為20ns(1ns=10−9),則輸入計時脈衝的最高頻率為多少?  (A)50MHz  (B)10MHz  (C)20MHz  (D)40MHz
  13. (     )如圖所示  狀態圖,若改以D型正反器來完成,則其DBDA之輸入方程式分別等於  (A)1,1  (B)QBAQA,QA  (C) (D),
  14. (     )如圖所示  之計數器,其輸出AB之狀態依序為  (A)001001  (B)000110  (C)110110  (D)111001
  15. (     )下列何者是同步計數器的優點?  (A)計數值較大  (B)電路簡單  (C)速度快  (D)易於設計
  16. (     )循序邏輯的設計一般都先將條件需求轉成  (A)狀態激勵  (B)狀態表  (C)激勵表  (D)狀態圖
  17. (     )如圖所示  ,若之初始値為0000,當CLK(clock)輸入5個脈波後,的輸出為何?  (A)0101  (B)0011  (C)1111  (D)1110
  18. (     )4位元非同步計數器,若每只正反器的延遲時間(CLKQ)10ns,則其最高工作頻率為  (A)10MHz  (B)100MHz  (C)40MHz  (D)25MHz
  19. (     )JK正反器的輸出Q要由01,則其JK輸入要求分別為何?  (A)×1  (B)×0  (C)0×  (D)1×
  20. (     )J-K正反器的輸出Qn+1要由11,則其JK輸入應分別為何?  (A)×1  (B)0×  (C)×0  (D)1×
  21. (     )如圖所示  ,由CP為除以多少的計數器?  (A)5  (B)7  (C)6  (D)8
  22. (     )JK正反器完成之4位元同步上數計數器,若輸出為DCBA,且D為最高位元,則其JDKD之輸入方程式分別等於  (A)CBACBA  (B)AB  (C)BABA  (D)10
  23. (     )10級的環形計數器,其最高計數值為  (A)1  (B)20  (C)10  (D)9
  24. (     )下列何種電路具有直接計時的能力?  (A)多工器  (B)計數器  (C)並列暫存器  (D)加法器

新竹市私立磐石高中104學年度第二學期 數位邏輯 期末考 電三忠、孝 A

  1. (     )4只正反器構成的強森計數,若其第一級的JK分別由最後一級的Q回授,則其模數為  (A)6  (B)7  (C)4  (D)8
  2. (     )承上題,若將J改由倒數第2級的回授,則其模數為  (A)7  (B)6  (C)4  (D)8
  3. (     )承上題若時序信號頻率為40kHz,則其各級正反器的輸出(QAQBQC、和QD)頻率分別為幾kHz  (A)10101010  (B)5555  (C)201052.5  (D)4020105
  4. (     )4位元二進計數器之最大計數值為  (A)9  (B)15  (C)16  (D)10
  5. (     )試分析如圖所示  電路,若有05之暫態發生,其次態分別為何?  (A)010,111  (B)000,101  (C)001,110  (D)111,111
  6. (     )如圖所示電路 ,可以用來做何種模數之計數用?  (A)4  (B)8  (C)10  (D)16

 

時間類別單位標題發佈點閱
跳至網頁頂部